Un diviseur par deux peut être construit à l'aide du montage suivant :
Le circuit 7474 est réalise une bascule D. Cette bascule recopie l'état de D en sortie au front montant de l'horloge. Le chronogramme de fonctionnement est le suivant :
La sortie Q a bien un période double de celle de l'horloge. Il faut remarquer que si un zoom est effectué au moment du front montant d'horloge :
Il apparaît un décalage entre le moment où le front montant de l'horloge apparaît et le moment où la sortie est positionné. Ce temps se nomme tpHL comme temps de propagation de passage du niveau haut au niveau bas. Il s'agit d'une caractéristique du circuit et est précisé dans les documentations techniques :
Le temps tpHL est de 40ns en valeur maximum et de 20ns en valeur typique. Le temps tpLH est le même mais pour le passage de l'état zéro à un.