Les décodeurs démultiplexeurs

Les décodeurs démultiplexeurs sont des circuits qui permettent de sélectionner à partir de n entrrée une sortie parmi 2n. La table de vérité pour un décodeur démultiplexeur 2 vers 4 serait :

Entrée Sortie
c b a Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7
0 0 0 0 1 1 1 1 1 1 1
0 0 1 1 0 1 1 1 1 1 1
0 1 0 1 1 0 1 1 1 1 1
0 1 1 1 1 1 0 1 1 1 1
1 0 0 1 1 1 1 0 1 1 1
1 0 1 1 1 1 1 1 0 1 1
1 1 0 1 1 1 1 1 1 0 1
1 1 1 1 1 1 1 1 1 1 0

 

Les équations logiques se déduisent directement de la table de vérité :

 

Y0 = a.b.c

Y1 = a.b.c

Y2 = a.b.c

Y3 = a.b.c

Y4 = a.b.c

Y5 = a.b.c

Y6 = a.b.c

Y7 = a.b.c

 

Soit le montage :

 

Cette fonction existe sous forme intégrée. Ainsi en technologie TTL, parmi d'autres on trouve :

 

Description Référence
4 vers 16 74LS154
3 vers 8 74LS139
double 2 vers 4  74LS139

 

Le circuit 74LS139 est un double décodeur démultiplexeur 2 vers 4. Il intègre dans le même circuit deux décodeurs démultiplexeur. Le premier est constitué des entrées 1A, 1B, et des sorties 1Y0, 1Y1, 1Y2, 1Y3. L'entrée supplémentaire 1G est une entrée de strobe. Elle permet si elle est à 1 d'interdire le fonctionnement du circuit : toutes les sorties sont à 1 indépendamment des entrées. Dans le cas contraire, les sorties dépendent des entrées comme indiqué dans le figure ci dessous. Le second décodeur démultiplexeur fonctionne de la même manière. Il est constitué des entrées 2A, 2B, et des sorties 2Y0, 2Y1, 2Y2, 2Y3 et de l'entrée supplémentaire 2G.